

# AULA TEÓRICA 4 SUMÁRIO

- Capítulo 4. Circuitos Combinatórios
- 4.1 Expressões e circuitos a partir da tabela de verdade
- 4.2 Implementação de funções lógicas via Complemento
- 4.3 Circuitos de saídas múltiplas
- 4.4 Codificador e descodificador
- 4.5 Multiplexadores e demultiplexadores
- 4.6 Somadores
- 4.7 Comparadores

ABC

UEM - Dieital I

# Capítulo 4 Circuitos Combinatórios







### 4.1. Expressões e Circuito a partir da TBV

- É possível obter expressões a partir de circuitos, circuitos a partir de expressões e expressões a partir de tabela de verdade assim como circuitos a partir da tabela de verdade.
- No entanto a prática revela-nos uma dada situação e se coloca a necessidade de desenhar um circuito para resolvê-la. Então, o procedimento normal no projecto de circuitos combinatórios é esquematizado na Fig. 4.2.



Fig.4.3 etapas de construção de circuitos digitais

ABC

UEM - Digital I

# 4.1. Expressões e Circuito da TBV

Duma forma geral as etapas para construir um Circuito Combinatório são:

- a) Analisar a situação por forma a identificar as variáveis de entrada e as de saída
- b) Em algumas situações podemos ter que dividir o problema em partes
- c) Elaborar a(s) tabela(s) da verdade ilustrando todas as situações possíveis
- d) Encontrar as expressões das funções de saída
- e) Simplificar
- f) Implementar

Consolidemos ideias com um exemplo

ABC

UEM - Digital

### 4.1. Expressões e Circuito da TBV

### EXEMPLO.

Um circuito de alarme dum banco comporta um sensor de porta aberta que detecta a porta aberta, um botão de emergência para provocar alarme sonoro em caso de emergência e um botão de activação que arma ou desarma o sistema. Sempre que estiver armado, e for fora de expediente e houver violação da porta, o alarme sonoro soara. Sempre que pressionar o botão de emergência, o alarme soará. Desenhar o circuito que produz o alarme sonoro.

ABC UEM

### 4.1. Expressões e Circuito da TBV

- a) Pela exposição facilmente vemos que o sinal de saída é o alarme sonoro. Designemos por S a esta variável que acaba sendo a função lógica procurada. Por outro lado vemos que o sistema é excitado por:
  - · Um sensor de porta aberta que denominaremos por P. Consideremos que enquanto aberta a porta, a variável P assume o valor lógico 1.
  - O botão de emergência que designaremos por E. Consideremos que enquanto pressionado o botão, a variável E assume o valor lógico 1
  - $\cdot$  O botão de armação que designaremos por A. Consider<mark>emos que enquanto armado o sistema, a variável A assume o valor lógico 1  $\,$ </mark>
- b) O problema não nos parece tão complexo que mereça ser desdobrado em problemas pequenos.

ABC UEM - Dig

# 4.1. Expressões e Circuito da TBV

c) Construamos a tabela de verdade (Fig. 4.3) onde vamos colocar todas as possibilidades e observarmos o comportamento da função. Lembramos que na linha correspondente à combinação onde a função existe colocamos 1 na coluna de S(A,E,P).

| AEP | S(A,E,P) |  |  |  |
|-----|----------|--|--|--|
| 000 | 0        |  |  |  |
| 001 | 0        |  |  |  |
| 010 | 1        |  |  |  |
| 011 | 1        |  |  |  |
| 100 | 0        |  |  |  |
| 101 | 1        |  |  |  |
| 110 | 1        |  |  |  |
| 111 | 1        |  |  |  |

d) Da tabela de verdade obtemos a expressão de S(A,E,P) através da colecta dos termos produtos onde a função assume o valor lógico 1:

 $S(A, E, P) = \overline{A}E\overline{P} + \overline{A}EP + A\overline{E}P + AE\overline{P} + AE\overline{P} + AE\overline{P}$ (4.1)

Tab. 4.1. tabela de verdade do circuito de alarme

ABC

11 UEM - Digital I

# 4.1. Expressões e Circuito da TBV

 e) A expressão obtida da tabela de verdade pode não ser a mais simplifica. Então recorremos a qualquer dos métodos de simplificação para reduzi-la à forma mais simples.







# 4.2 Implementação de Funções Lógicas via ~F

Em algumas ocasiões podemos depararmo-nos com uma função lógica cuja implementação consome muitos recursos. Suponha a função lógica representada pelo Mapa de Karnaugh seguinte:

|    |    | CD |    |    |    |  |
|----|----|----|----|----|----|--|
|    |    | 00 | 01 | 11 | 10 |  |
| AB | 00 | Х  | 0  | 1  | 1  |  |
|    | 01 | 1  | 0  | 1  | 1  |  |
|    | 11 | 1  | 1  | 0  | 0  |  |
|    | 10 | Х  | 1  | 1  | Х  |  |

Fig.4.6 Mapa de V-K para uma função hipotética

Após a simplificação fica:

$$F(A, B, C, D) = \overline{AC} + A\overline{C} + A\overline{B} + \overline{CD}$$
 (4.3)

HEM.



# 4.2 Implementação de Funções Lógicas via ~ I

Observando o mapa de V-K, donde tiramos a expressão final de F, vemos que a parte onde a função não existe ocupa menos espaço. E mais importante ainda, as células são adjacentes, o que nos permite efectuar simplificação.

Então encontremos a função\_que é dada por  $\overline{ABCD} + \overline{ABCD} + ABCD + ABCD$  que simplificada resulta na expressão:

 $\overline{F}(A, B, C, D) = \overline{AC}D + ABC$ 

no circuito da Fig. 4.8



# 4.2 Implementação de Funções Lógicas via ~F

A Fig. 4.8 mostra a implementação da função (4.3) através do seu complementar em (4.4). Esta implementação consome desta vez 17 pinos de circuitos integrados. Isto representa um ganho económico.

A implementação das funções via complemento é também útil nos casos em que não temos portas com saídas no modo afirmativo. Na prática a maior parte dos circuitos lógicos encapsulados nos circuitos integrados têm as saídas na forma negada em virtude de as portas básicas serem NAND e NOR

Seja dada a função (4.4) e se tivermos que implementá-la apenas com portas NAND e NOR devemos proceder do seguinte modo.

# 4.2 Implementação de Funções Lógicas via ~F

- Assumindo que já não temos OR para tirar dela a nossa função, acabamos percebendo que ela sairá duma saída negada.
- Como não queremos implementar a função onde ela não existe, então neguemos a saída negada para voltarmos à origem.
- Depois aplicamos DeMorgan até vermos as portas NAND e NOR a produzirem a função.
- 4. As inversoras são facilmente produzidas pelas NAND e NOR, bastando ligar todas as entradas à variável a negar (com efeito se aplicar DeMorgam pode demostrar facilmente isto)
  Acompanhemos a seguir as transformações indicadas:

$$\overline{\overline{ACD}} + ABC = \overline{\overline{\overline{ACD}} + ABC}$$
 (4.5)

UEM -





### 4.3 Circuitos de Saídas Múltiplas

Durante a implementação de projectos de sistemas electrónicos surgem muitos casos a necessidade de produzir um sinal que é usado em várias etapas do circuito.

Para ganhar tempo e recursos, e simplificar o circuito final, é prático produzir uma vez o sinal e derivá-lo para todos os locais onde é necessário.

Já imaginou se de cada vez que precisasse de 12V num ponto do circuito instalasse uma fonte de alimentação isolada!

Nos circuitos lógicos também pode-se aplicar este princípio salvaguardando no entanto algumas limitações, como fan-out (nivel de corrente à saída) e fan-in(quantidade de entradas), que serão estudados no tema sobre circuitos lógicos integrados.

A tabela de verdade a seguir sugere um projecto em que são produzidas 3 funções lógicas F1, F2 e F3.

ABC UEM - Digital I













### 4.4 Codificador e descodificador

Mas no final constataram que os dois tinham razão!

É que o conceito de codificador/descodificador é referencial.

CODIFICADOR é o dispositivo que transforma um código conhecido num desconhecido

DESCODIFICADOR é o dispositivo que transforma um código desconhecido num conhecido

Nos circuitos digitais define-se Codificador um circuito que converte um conjunto de  $2^n$  bits num código de n bits.

Nos circuitos digitais define-se **Descodificador** um circuito que converte um código de *n* bits em 2<sup>n</sup> linhas activas. O decodificador gera minitermos. Mas atenção que o decodificador não precisa de produzir na saída todos os minitermos

ABC UEM - Digita

## 4.4 Codificador e descodificador

No entanto é comum não distinguir os dois circuitos chamando-os apenas de descodificador como sendo um circuito que converte um código noutro

### Etapas para o desenvolvimento dum descodificador

A construção do descodificador segue a seguintes etapas:

- a) Determinar quantos bits são necessários para realizar o código original e o final
- b) Elaborar uma tabela de correspondência, linha a linha, entre o código original e o final
- c) Considerar cada bit do código final como uma função de todas as variáveis do código de entrada
- d) Aplicar os conceito de circuitos de saídas multiplas e implementar cada uma das funções identificadas em c)

30 UEM - Digital I











# 4.4 Codificador e descodificador PROBLEMAS CONSTATADOS 1º PROBLEMA: ESTADOS FALSOS Embora o circuito da fig 4.14 seja mais económico tem um problema grave: É que basta que A=1 e D=1 para que S9 seja activo. Pois então, o S9 ficará activo mesmo que o coligo à entrada seja 1111. E esta combinação não corresponde a 9! Para evitar os estados falsos deve-se incluir na simplificação apenas os termos em que a função realmente existe. 2º PROBLEMA: RUIDO Na transição, por exemplo, de 0111 para 1000 sucede que as 4 variáveis nunca mudam ao mesmo tempo. Suponha que muda primeiro a D. Nessa altura teremos a combinação 0110 que é 6! O descodificador irá mostrar momentaneamente esse 6. Para evitar o ruido introduz-se à entrada ou à saída um sinal chamado STROB como se mostra na Fig. 4.15. Este sinal inabilita as entradas ou saídas até que atinjam o equilíbrio.





### 4.5 Multiplexadores e demultiplexadores

Multiplex é um circuito composto por várias entradas todas concorrentes para uma mesma saída.

Para que a informação das diversas entradas não entre em conflito na saída, o mux tem ainda as entradas de seleção, que escolhem qual entrada passa, pela única saída, em cada instante.

Conclui-se daqui que a informação é distribuida temporariamente na saída do mux

O elemento chave no mux é o gerador de produtos canónicos ao qual se associa uma porta OR para encaminhar as entradas numa única saída.

Seja dada uma porta AND de duas entradas, em que uma está ligada a  $C_{\theta}$  e outra à  $P_{\theta}$ 

ABC UEM - Dig



## 4.5 Multiplexadores e demultiplexadores

Já em  $T_{\theta}$  observaremos 0 se  $C_{\theta}$  for Low e 1 se  $C_{\theta}$  for High. Como o 0 é neutro na soma, o que observarmos em S saberemos que corresponde ao que existe em  $T_{\theta}$ 

Do mesmo modo se activarmos em 1 apenas  $P_I$  o que for observado em S corresponde à  $C_I$ 

O perigo reside na possibilidade de activar mais do que um  $P_i$ , pois se tal for, não saberemos se o valor em S pertence à que porta aberta pela linha de seleção

A chave para resolver este problema é produzir as linhas de seleção através dum Gerador de Produtos Canônicos (GPC). A Fig. 4.18 mostra um gpc de 4 produtos com o qual pode-se construir um mux de 4 canais de entrada e 1 de saída: MUX 4x1

ABC UEM - Digital



















